Komponenter

Kodenavnet Dunnington, den seks-kerne Xeon Processoren er designet til servere, der har fire eller flere processorer. Fremstillet ved hjælp af en 45 nanometer produktionsproces, bør chippen være den sidste nye model baseret på Intels Penryn-processor design inden udgivelsen af ​​virksomhedens første Nehalem-chips om nogle få måneder.

Automated ship building. Space Engineers Xbox One and PC Beginners Guide.

Automated ship building. Space Engineers Xbox One and PC Beginners Guide.
Anonim

I modsætning til quad-core chips anvendt i pc'er, hvor få applikationer er designet til at trykke på kraften i multi-core-processorer, skal almindeligt anvendte serverapplikationer udnytte den seks-core Dunnington-chips kraft fuldt ud.

"Her kommer ting som virtualisering og webtjenester og cloud computing til spil, og alle disse anvendelser har ingen Problem med at holde to, fire, seks eller flere kerner optaget ", siger Dean McCarron, præsident for Mercury Research, en analytikerfirma, der følger mikroprocessormarkedet.

" Dette er det område, vi sandsynligvis vil se Dunnington ma Den mest effektive effekt, "sagde han.

Den 45-nanometers produktionsproces, der bruges til at gøre Dunnington, muliggør mange af præstationerne fremskridt over Intels nuværende chips, som er lavet ved hjælp af virksomhedens ældre 65-nanometer-proces.

En bedre proces muliggør højere transistortal, større cacher og flere kerner. I sidste ende vil kernerne påvirke ydeevnen mere, men de større cacher hjælper også, "sagde McCarron.

Dunnington packer betydeligt mere cache end sin forgænger. De nye chips vil have 3M bytes niveau 2 cache for hver processor kerne, som såvel som et delt 16-bit-byte niveau 3 cache. Til sammenligning har Xeon 7300 chips fra 1M byte til 2M bytes niveau 2 cache per kerne og ingen niveau 3 cache.

Cache 2 på niveau 2 og tilføjelse af en niveau 3 cache - allerede en funktion på Advanced Micro Device's quad-core server chips - gør det muligt at gemme flere data tæt på processorkernerne, hurtigere adgang til disse oplysninger og øge den samlede ydeevne.

"Går fra fire til seks kerner vil se tæt på 50 procent forbedring - lineær skalering - med lidt afmatning på grund af I / O-påstand, sagde McCarron.

I / O-flaskehalsen i Dunnington stammer fra brugen af ​​ældre busteknologi. I modsætning til AMDs chips bruger Intels serverchips en ekstern hukommelsescontroller og o lder bus teknologi, der begrænser mængden af ​​data, der kan skubbes igennem. Mens den store niveau 3-cache og 1,066MHz bushastighed hjælper med at minimere denne effekt, forbliver flaskehalsen og vil ikke blive helt adresseret, før udgivelsen af ​​Nehalem-serverchips til multiprocessorsystemer næste år.

Nehalem, som også er lavet ved hjælp af en 45 -nanometer-processteknologi, inkorporerer en on-chip-hukommelsescontroller og en ny busteknologi, som bør øge ydeevnen.